и его синхронизация – ЧАСТЬ 1

Тракт прохождения сигналов в блоке оптического передатчика можно разделить на три составные части.

Первая часть содержит устройства, через которые проходят сигналы от входа  блока передатчика до формирования сигналов в формате STM-4p.

Вторая  часть  включает  устройства,  через  которые  передается  сигнал  STM-4p  до получения сигналов в формате STM-16p.

Третья часть представляет собой передающий оптический модуль, который состоит из формирователя     модулирующих     импульсов     тока,     устройств,     обеспечивающих     и поддерживающих  заданный  режим  работы  лазера,   излучающего  оптический  линейный сигнал уровня STM-16 с заданной выходной мощностью на заданной длине волны.

Функциональная схема блока оптического передатчика изображена на рис. 7.21.

Рассмотрим кратко прохождение сигналов по представленной схеме.

Рис. 7.21

Шестнадцать  сигналов  stm-1p  в  параллельном  формате  (4  бит)  в   сопровождении синхроимпульсов с частотой следования 38,88 МГц (38,88×4  =  155,52) поступают на 16 входов  передатчика.  По  команде  блока   управления  SU,  поступающей  от  процессора передатчика (на схеме не показано), кросс-коннектор 16 : 4 соединяет любой из приходящих сигналов  с  одним  из  выходов.  Вся  информация  о  том,  какие  выходы  кросс-коннектора использовать и какие входные сигналы на них подавать, содержится в блоке SU.

Из четырех отдельных сигналов stm-1p формируется цикл передачи с использованием шести байтов цикловой синхронизации А1 и А2. Происходит  преобразование сигналов к формату байтовой структуры сигнала STM-1 и выравнивание цикла передачи сигнала STM-1. В случае потери сигнала выдается индикация LOS. Кроме того, формируется индикация AIS AU-4 вследствие:

–    потери входного сигнала stm-1p;

–    обнаружения AIS AU-4 во входном сигнале stm-1p;

–    требования процессора ввести AIS AU-4, возникающего как результат его реакции на какую-либо другую индикацию.

В мультиплексоре MUX STM-4 путем чередования байтов из каждых четырех сигналов STM-1 формируется сигнал STM-4 (см. рис. 2.20, левая  часть). Выходной сигнал STM-4p этого мультиплексора считывается с  частотой 77,76 МГц. Этот сигнал внутрифреймовой синхронизации   генерируется  формирователем  фреймов  сигнала  STM-16  и  определяет положение    фрейма    выходящего    сигнала    STM-4p.    Функция     наблюдения     внутри мультиплексора   МUX   STM-4   периодически   проверяет   поступающие   синхроимпульсы считывания, и если их фаза выходит за  допустимые пределы, выполняет коррекцию фазы импульсов внутрифреймовой синхронизации.

Четыре  сигнала  STM-4p,  поступающие  на  четыре  входа   демультипле-сора  DMUX STM-4p вместе с соответствующими сигналами  синхронизации, из-за различного времени задержки будут иметь разные сдвиги по фазе. Устройство выравнивания фазы компенсирует эти фазовые сдвиги. С  выходов четырех демультиплексоров DMUX STM-4p шестнадцать сигналов STM-1 для дальнейшей обработки поступают на входы кросс-коннектора 16:16 (см.

подразд. 7.2.2). В последующих устройствах формируются и вставляются байты заголовков

MSOH и RSOH.

Байты заголовка RSON. Прежде всего в заголовок RSON вводятся байты  А1  и А2 сигнала   цикловой   синхронизации   (байты   выравнивания   фрейма).   Для   синхронизации каждого сигнала STM-1 используется шесть байтов: три байта А1 и три байта А2. Тогда для синхронизации  модуля  STM-16  всего  используется  96  байт:  48  байт  А1  +  48  байт  А2. Значения байтов: А1 = 11110110; А2 = 00101000.

Байт В1 первого цикла передачи сигнала STM-1 формируется в устройстве вычисления BIP

8.  Для  имитации  ошибок  вычисленный  байт  В1  перед  вставкой  в  заголовок  RSOH  может инвертироваться. Есть возможность имитировать значения коэффициентов ошибки ВЕR от 10-6 до 10-9. Выбранные значения коэффициентов ВЕR задаются процессором в полубайте управления, который   располагается   в   памяти   ASIC   процессора.   Для   задания   выбранного   значения коэффициента ВЕR, ошибки должны быть вставлены в байт В1 через правильные интервалы.

Байт С1 является идентификатором сигналов STM-1 в структуре модуля STM-16.

Для 1-го сигнала STM-1 байт С1 = 00000001.

Для 2-го сигнала STM-1 С1 = 00000010.

Для 3-го сигнала STM-1 С1 = 00000011.

Для 4-го сигнала STM-1 С1 = 00000100 и т. д…

Для 16-го сигнала STM-1 C1 = 00010000.

Эти значения байта С1 хранятся в памяти ASIC процессора и оператор имеет доступ к ним для контроля (сравнения).

Байты D1, D2 и D3 канала служебной связи DCC-R передаются в  последовательном битовом формате, а байты E1 и F1 передаются из блока OHAU и вводятся через интерфейс OWD каналов служебной связи.

Байты заголовка MSOH. Три байта В2 каждого фрейма сигнала STM-1 формируются в устройстве  вычисления  BIP-24.  Для  имитации  ошибок   вычисленные  байты  В2  перед вставкой в заголовки MSOH фреймов STM-1 № 1  …  STM-1 № 16 инвертируются. Можно имитировать коэффициенты ВЕR от 10-3  до  10-9. Выбранные значения коэффициентов ВЕR задаются  процессором  в  полубайте  управления,  который  располагается  в  памяти  ASIC процессора. Для задания  выбранного значения коэффициента ВЕR, ошибки также должны быть вставлены в байты В2 через правильные интервалы.

Байты D4…D12 канала служебной связи DCC-M по команде процессора передаются в последовательном битовом формате, а байт Е2 вводится с интерфейса OWD.

Байт К2 используется для контроля состояния мультиплексной секции. По  команде процессора в цикл передачи сигнала STM-1 № 1 вставляются индикации AIS MS и AIS FERF,

которые передаются с использованием битов 6, 7 и 8 байта К2: комбинация этих битов «111»

означает индикацию AIS MS, а комбинация «110» – индикацию FERF MS. Прием на другом конце  участка  СЛТ  трех  последовательных  фреймов  сигнала  STM-1  №   1   с  данными комбинациями сигнализирует о том, что указанные индикации включены.

Здесь уместно подчеркнуть, что вычисление BIP-24 выполняется для фреймов одного сигнала STM-1, например, для фреймов сигнала STM-1 № 1 и затем  полученные значения трех байтов В2 загружаются в циклы передачи последующих  сигналов от STM-1 № 2 до STM-1  №  16.  Таким  образом,  контроль  ошибок  на  мультиплексной  секции  для  сигнала уровня STM-16 выполняется вычислением BIP-384 = 16 х BIP-24.

Далее 16 модулей STM-1p мультиплексируются методом чередования байтов (см. рис.

2.21)  и полученный сигнал STM-16p скремблируется.

Байт   BIP-8  вычисляется   для  всего   скремблированного   фрейма   сигнала   STM-16. Результаты помещаются на позиции байта В1 заголовка RSOH следующего фрейма сигнала STM-16 перед его скремблированием. При этом может выполняться ввод ошибок.

Выходной буфер синхронизирует выходной сигнал уровня STM-16 синхроимпульсами частотой   2488,32   МГц.   Этот   сигнал   синхронизации   фрейма   определяет   (фиксирует) положение    сигнала    STM-16p.    Управляющее     устройство     периодически    проверяет поступающие синхроимпульсы, и если их фаза выходит за допустимые пределы, выполняет коррекцию фазы импульсов внутрифреймовой синхронизации (рис. 7.23).

В   выходном   буфере   выполняется   также   преобразование   сигнала    STM-16p   в последовательный   сигнал   STM-16,   который   в   сопровождении   сигнала   синхронизации подается  в  оптический  модуль,  где  преобразуется  в  оптический  ЦЛС  для  передачи  по одномодовому волокну СЛТ.

Структурная схема оптического модуля показана на рис. 7.21. Принцип работы модуля и варианты его функциональной и принципиальной схем приведены на рис. 3.21, 3.22 и 3.23, а их описание – в подразд. 3.3.3.

Основные технические данные оптического передатчика приведены в  подразд. 7.1.4. Конструктивно блок представляет собой набор печатных плат.  На передней панели блока всего три детали: проверочный (12-контактный) разъем для подключения процессора и два светодиода – зеленый (питание включено) и красный, свечение которого означает, что внутри блока оптического передатчика произошла авария.

Перейдем к  вопросу  о  тактовой  синхронизации  оптического  передатчика  типа  TXU STM-16 и системы передачи типа AХD-2500 в целом.

На  внутренних  интерфейсах  при  формировании  и  обработке  сигналов  stm-1p,  stm-4p  и stm-16p мультиплексор SMUX-2500 работает асинхронно.  Частотные и фазовые различия между указанными сигналами и передаваемым оптическим ЦЛС уровня STM-16 на выходе оптического  передатчика  учитываются  и  устраняются  путем  регулировки  указателей  с помощью  процессоров UP блоков TAU 4 х STM-1e и TXU STM-16. Выходные и  входные порты уровня STM-16 в одном мультиплексоре SMUX-2500 синхронизируются от одного и того же источника тактовой синхронизации.

Для    этого    каждый    блок    оптического    передатчика    TXU    STM-16    содержит субсинхронный источник сигналов синхронизации оборудования Sub-SETS, как показано на рис.  7.22.  В  этом  источнике  осуществляется  выбор  входного  синхросигнала, управление этим выбором, а также управление формированием выходных сигналов синхронизации. Блок Sub-SETS  обеспечивает  выдачу  сигналов  синхронизации  для  блока  TXU  STM-16  и  всего мультиплексора SMUX-2500, а также используется как источник внешней синхронизации.

Выходной    информационный    сигнал    уровня    STM-16    и     выходные     сигналы синхронизации    частотой    2,048    МГц    могут    быть    синхронизированы    следующими источниками:

–    одним   из   двух   внешних   генераторов   синхроимпульсов   частотой   2,048   МГц,

удовлетворяющих Рекомендации ITU-T G. 703.10;

Источник: Хмелёв К. Ф. Основы SDH: Монография. – К.: ІВЦ «Видавництво «Полігехніка»», 2003.-584 с.:ил.

Вы можете следить за любыми ответами на эту запись через RSS 2.0 ленту. Вы можете оставить ответ, или trackback с вашего собственного сайта.

Оставьте отзыв

XHTML: Вы можете использовать следующие теги: <a href="" title=""> <abbr title=""> <acronym title=""> <b> <blockquote cite=""> <cite> <code> <del datetime=""> <em> <i> <q cite=""> <s> <strike> <strong>

 
Rambler's Top100